订制化IP核
当您设计集成电路或开发FPGA时,也许复杂的算法模块和控制逻辑的实现让您费时费力,购买成品的IP产品又不能完全满足您的特有需求。此时,选择我们的订制化IP核设计服务,为您量身订制,设计属于您的IP,让您轻松完成自己的FPGA逻辑设计,轻松拥有自己的芯片产品。
我们的优势:
公司拥有自己的IP库,除了大量的通用IP模块外,更积累了较多针对通信系统物理层算法的IP模块,如Reed-Solomon译码算法模块、Turbo译码算法模块、Viterbi译码算法模块、定时同步模块、频偏估计与补偿模块、CPRI模块等。
不同于网络上可以搜索到的免费IP核,我们的全部IP均经过了严格的功能以及性能测试,最大程度上保证您的产品质量。
所有模块均采用面向芯片的代码风格,可轻松转换为芯片的前端设计模块。
模块具有统一的接口形式,便于模块间的拼接。
我们的服务:
秉承“饮水思源、回报社会”的企业理念,凡购买我们的IP模块,我们均提供相应源代码。代码均由经验丰富的FPGA工程师编写,逻辑严谨,结构清晰,注释详尽。
除提供订制化IP核服务外,根据订制IP核的复杂程度,均免费提供不同时长的技术支持服务,让您在代码集成的过程中不再有后顾之忧。
以下是我们的部分IP核产品展示,详细的IP产品列表请与我们联系。
IP编号 | 名称 | 功能描述 | 等效逻辑门 |
SIP5001 | FFT | 可配置点数的基2快速傅利叶变换 | 1024点: 27264 4096点: 114336 |
SIP5003 | FIR | 可配置阶数与参数的FIR滤波器 | 7阶 : 9600 |
SIP6022 | Viterbi译码器 | 可配置软比特位数与回溯长度的卷积码Viterbi译码器 | 106464 |
SIP6024 | RS译码器 | 基于BM算法实现的Reed-Solomon译码器 | 75072 |
SIP5015 | DDS | 直接数字综合器,可配置最小频率步长为0.02Hz | 7488 |
SIP3020 | AXI接口适配器 | 将AXI 接口转换为片内简单的. Wishbone总线 | 19968 |